# 7. INTRODUCCIÓN A VHDL



# 11. INTRODUCCIÓN A VHDL

#### 11.1 Introducción

### 11.2 Elementos básicos de programación en VHDL

- Fntidad
- Arquitectura
- Librerías
- Identificadores, símbolos especiales, palabras reservadas, tipos de datos, expresiones, operadores y atributos
- Programación secuencial y concurrente
- Sentencias secuenciales

#### 11.3 Distintos tipos de descripción

- Descripción de comportamiento
- Descripción de flujo de datos
- Descripción estructural

#### 11.4 Ejemplos con descripción de comportamiento

### • Historia de los lenguajes de descripción de hardware

Hasta la década de los 80', se aplicaba un método prácticamente manual para el diseño de los circuitos digitales

El diseño se centraba en los niveles eléctricos para establecer parámetros y relaciones entre los componentes básicos a nivel de transistor.

En los 80' surgen los lenguajes de descripción de hardware (hardware description language – HDL), con el objetivo de simplificar el método de diseño de circuitos digitales.

Los lenguajes HDL son herramientas de programación formal para describir el comportamiento y la estructura de sistemas usando un esquema textual

De todos estos lenguajes se impusieron dos, que son los que se emplean actualmente: VHDL y Verilog

### Ventajas de los HDL

El lenguaje es independiente de la tecnología en que se programe (el mismo modelo puede ser sintetizado en librerías de distintos vendedores). Esto permite reutilizar el diseño en diferentes componentes, como pueden ser ASICs o FPGAs, con muy poco esfuerzo.

Posibilita comprobar el funcionamiento del sistema durante el proceso de diseño sin tener que implementar el circuito físicamente (se puede probar el sistema, rectificar y realizar cambios de diseño).

Más sencillez para comprender la función que con un esquemático





Esquemático de un circuito combinacional y su equivalente en lenguaje HDL

### Comparativa entre VHDL y Verilog

Implantación en universidades: si bien en Estados Unidos la implantación de ambos lenguajes en sus universidades es pareja, las universidades españolas se decantan claramente por VHDL. Por otro lado, aprender Verilog tras conocer VHDL es más sencillo que lo contrario, de ahí que en esta asignatura se opte por VHDL

**Capacidad:** la descripción de hardware se puede realizar con ambos lenguajes, aunque abarcan un rango ligeramente distinto de los niveles de abstracción de comportamiento (<a href="http://bit.ly/1oGGKQR">http://bit.ly/1oGGKQR</a>)



**Tipos de datos:** en VHDL se pueden utilizar multitud de tipos de datos definidos por el usuario, mientras que en Verilog éstos son definidos por el propio lenguaje y no se pueden añadir más. Todo esto permite que los modelos sean más fáciles de escribir, más fáciles de leer e interpretar y evitar funciones de conversión innecesarias que estorban en el código.

Lenguaje en que se basan: VHDL se basa en ADA y Verilog en C

**Reutilización del diseño:** en VHDL las funciones se pueden incluir en un paquete reutilizable en otros diseños, mientras que en Verilog no se puede. Es el concepto de librería, muy habitual en lenguajes de programación.

Procedimientos concurrentes: VHDL permite llamadas a procedimientos concurrentes y Verilog no

### Entidad

Es la interfaz de un dispositivo (puede ser un chip o un diseño más grande) con el exterior.

Cada señal que se declara en la entidad está referida a un puerto, lo que indica que esta señal es visible o accesible desde el exterior. En un chip los puertos son los pines del dispositivo.

La estructura de la entidad es la siguiente:

```
mentity multi is port(
Entity nombre entidad is port(
                                   Ejemplo
                                                     a, b, c, d, e, f, g, h :in bit;
                                                                                                    --8 canales de entrada
                                  multiplexor
                                                     enable : in bit;
                                                                                                    --señal enable
  puertos
                                                     control :in bit vector(2 downto 0);
                                                                                                    --3 canales de control
                                                     s :out bit
                                                                                                    --1 canal de salida
                                                     );
end entidad;
                                                   end multi;
```

Seguido del nombre del puerto y separado de éste por dos puntos, se debe indica el modo del puerto.

El modo describe la dirección en la cual la información es transmitida a través del puerto: in, out, buffer o inout. Si no se especifica nada, se asume que el puerto es del modo in

#### Descripción de los modos de VHDL:

Modo in: los datos son sólo de entrada (se usa para relojes y entradas de control)

**Modo out**: los datos son sólo de salida. El estado lógico en el que se encuentra no es leíble para el compilador, lo que supone una desventaja pero a la vez consume menos recursos.

**Modo buffer**: se parece al modo out pero permite la realimentación. Es decir, se puede conectar a una señal interna, o a un puerto de modo buffer de otra entidad (ejemplo: la salida de un contador, donde se requiere saber la salida en el momento actual para saber a salida en el momento siguiente)

**Modo inout:** se usa para señales bidireccionales, donde por el mismo puerto fluyen datos tanto hacia dentro como hacia afuera de la entidad. Este modo permite la realimentación interna y puede reemplazar a cualquiera de los modos anteriores, pudiéndose usar este modo para todos los puertos, pero se reduce la simplicidad de lectura posterior del código por otra persona, y los recursos disponibles

### Entidad

Además de los modos, se requiere indicar el tipo para cada señal de la entidad:

Se puede crear tantos tipos de señales como se desee, aunque la norma de VHDL inicialmente definía cuatro tipos nativos, que son los más utilizados:

**boolean**: puede tomar dos valores: verdadero (true) o falso (false)

bit: puede tomar dos valores: 0 ó 1 ( o también "low" o "high", según se prefiera).

**bit\_vector**: es un vector de bits, en el que con la palabra reservada downto o to se indica que el bit más significativo es el número más alto o el más bajo del vector, respectivamente.

```
control :in bit_vector (2 downto 0); — el bit más significativo es control(2) y el menos significativo control(0) control :in bit_vector (0 to 2); — el bit más significativo es control(0) y el menos significativo control(2)
```

**integer:** toma valores de números enteros (-2147483647 a 2147483647). Consume muchos recursos del dispositivo de lógica programable, debido a que está creado para la simulación.

Después se han ido añadiendo más tipos nativos como:

std ulogic y std logic: que representan un hilo y pueden tomar los siguientes valores:

```
TYPE std logic IS ( 'U', -- Uninitialized
TYPE std ulogic IS ( 'U', -- Uninitialized
                                                                   'X', -- Forcing unknown
                  'X', -- Forcing Unknown
                   '0', -- Forcing 0
                                                                   '0', -- Forcing 0
                  '1', -- Forcing 1
                                                                   '1', -- Forsing 1
                  'Z', -- High Impedance
                                                                   'Z', -- High
                                                                                   impedance
                  'W', -- Weak Unknown
                                                                   'W', -- Weak
                                                                                   unknown
                  'L', -- Weak 0
                                                                   'L', -- Weak
                  'H', -- Weak 1
                                                                   'H', -- Weak
                  '-'): -- Don't care
                                                                   '-'): -- Don't care
```

std\_ulogic\_vector y std\_logic\_vector: son las versiones de vector de std\_ulogic y std\_logic

Y muchos otros: character, real, line, natural, positive, string, text, time

Nota final: para los nombres de los puertos no se puede utilizar como primera letra un número.

### Arquitectura

La arquitectura o architecture define la función del dispositivo, es decir, qué transformaciones se realizarán sobre los datos que entren por los puertos de entrada para producir la salida.

La estructura para la arquitectura es:

```
arquitecture nombre_arquitectura of nombre_entidad is
declaraciones
begin
sentencias
end nombre;
```

#### Ejemplo de multiplexor tomando de la entidad 'multi' vista antes

```
architecture archmul of multi is
                                                   --Cabecera del programa
                                                   --Comienza el programa
       process (a, b, c, d, e, f, g, h, control, enable) -- Cabecera del proceso
          begin
                                                   --Comienza el proceso
            if enable='1' then s<='0';
                                                   --Sentencia if
              elsif enable='0' then
                                                   --Sentencia elseif
                                                   --Sentencia case
                case control is
                  when "000" => s <= a;
                  when "001" => s <= b;
10
                  when "010" => s <= c;
11
                  when "011" => s
12
                  when "100" => s
13
                  when "101" => s <= f;
14
                  when "110" => s
15
                  when "111" => s <= h;
16
                  when others => s <= '0';
17
                end case:
                                           --Acaba sentencia case
18
            end if:
                                           --Acaba sentencia if y elsif
19
        end process;
                                           --Acaba el proceso
20
      end archmul:
                                           --Finaliza el programa
```

### Paquetes o librerías

Una de las propiedades más interesantes de VHDL es la de poder generar y utilizar paquetes (también llamados librerías) de funciones, al estilo de C y otros lenguajes de programación.

La estructura para las librerías se compone de dos partes (análogo a C):

- La declaración del paquete: una visión externa y simplificada del paquete (como una caja negra)
- La definición del paquete: donde se detalla el contenido de cada elemento del paquete

```
package nombre_del_package is
-- declaración de procedures
-- declaración de funciones
-- declaración de tipos, etc...
end nombre_del_package;
```

a) Declaración

package ee530 is

```
package body nombre_del_package is
-- definición de procedures
-- definición de funciones
-- definición de tipos, etc.
end nombre_del_package;
b) Definición
```

#### Ejemplo:

```
constant maxint: integer := 16#fffff#;
                                                                                 Declaración
3
           type arith mode type is (signed, unsigned);
           function minimum(constant a,b: in integer) return integer;
      end ee530;
6
7
    package body ee530 is
8
          function minimum (constant a,b: integer) return integer is
9
             variable c: integer: -- local variable
10
                begin
11
                   if a < b then
                                                                                 Definición
12
                        c := a: -- a is min
13
14
                        c := b: --b \text{ is min}
15
                   end if:
16
                   return c; -- return min value
17
                end:
18
                                                                                Se hace visible el paquete: work indica el directorio de trabajo, ee530 es el
      end ee530;
19
                                                                                nombre del paquete y all indica que después de esta sentencia se puede
20
                                                                                utilizar todo el contenido del paquete ee530
      use work.ee530.all
```

### Paquetes o librerías

Además de la crear librerías y utilizarlas, también se puede importar librerías estándar o realizadas por otros programadores. En el siguiente ejemplo (<a href="http://bit.ly/1oL60pc">http://bit.ly/1oL60pc</a>) se combinan ambas cosas:

```
1 library IEEE:
                                   --se indica que IEEE es un nombre de librería
      use IEEE.std logic 1164.all; --se hace visible la librería IEEE.std logic 1164
      use IEEE.std logic arith.all; --se hace visible la librería IEEE.std logic arith
     --declaración del paquete:
    package test pkg is
     type t1 is
 8 = record
 9
             a :std logic vector(11 downto 0);
10
             b :std logic vector(15 downto 0);
             c :std logic vector(3 downto 0);
        end record;
13 function add (a2 : t1; b2: t1) return t1;
                                                                                               Declaración y definición del paquete test_pkg
14 end test pkg;
16 --definición del paquete:
17 package body test pkg is
    function add (a2 : t1; b2: t1) return t1 is
19 variable sum : t1;
20
    ■begin
21 sum.a:=a2.a xoR b2.a;
     sum.b:=a2.b xoR b2.b;
23 sum.c:=a2.c xoR b2.c:
24 return sum;
25 end add;
26 end test pkg;
1 library IEEE;
                                   -- se indica que IEEE es un nombre de librería
     use IEEE.STD LOGIC 1164.ALL; -- se hace visible la librería IEEE.STD LOGIC 1164
     use IEEE.STD LOGIC ARITH.ALL; -- se hace visible la librería IEEE.STD LOGIC ARITH
     use IEEE.STD LOGIC UNSIGNED.ALL; -- se hace visible la libreria IEEE.STD LOGIC UNSIGNED
 6
                                   -- se indica que work es un nombre de librería (el directorio del proyecto VHDL)
     library work:
 7
     use work.test pkg.all;
                                   -- se hace visible la librería test pkg, creada por nosotros
9 ■entity test is
10 ■port (clk : in std logic;
          a1 : in t1;
           b1 : in t1;
                                                                                                                    Programa general utilizando librerías
          c1: out t1
                                                                                                                    estándar y la test_pkg
       );
15 end test;
17 = architecture Behavioral of test is
18 ■begin
19 ■ process(clk)
20 begin
21 = if(clk'event and clk='1') then
22 c1<=add(a1,b1);</pre>
23 end if;
24 end process;
25 end Behavioral;
```

### Identificadores

Conjunto de caracteres dispuestos de forma adecuada y siguiendo unas normas propias del lenguaje. Reglas a tener en cuenta:

- Deben empezar con un carácter alfabético.
- VHDL identifica indistintamente tanto las mayúsculas como las minúsculas, pudiéndose por ejemplo emplear por igual el identificador "sumador" o "SUMADOR"
- Los identificadores pueden contener caracteres numéricos del '0' al '9', sin que éstos puedan aparecer al principio.
- No puede usarse como identificador una palabra reservada por VHDL.

### Símbolos especiales

Además de las palabras reservadas, VHDL utiliza algunos símbolos especiales.

#### Ejemplos:

- El símbolo "+" se representa la operación suma
- El símbolo "- -" se usa para los comentarios del usuario (el programa salta el contenido después de este símbolo)
- El símbolo ";" se emplea al final de una sentencia de código para indicar que esta ha terminado

El resto de símbolos especiales son: -/()., : & '<>=| #<=>:=

### Tipos de datos

Para introducir un tipo de datos nuevo, se emplea la palabra reservada type seguida del nombre del nuevo tipo de datos, de la palabra reservada 'is', y de los elementos que contiene:

```
type longitud_maxima is range 10 to 50
type estado is (q0, q1, q2);
```

a) Introducción de dos tipos de datos: estado y longitud\_maxima

```
variable est: estado;

port (entrada: in estado;
salida: out longitud maxima);
```

b) Declaración de variable 'est' de tipo estado y de señales entrada y salida de tipo estado y longitud máxima

### Palabras reservadas

```
next
                                                                                                   sequential statement, used in loops
              operator, absolute value of right operand. No () needed.
                                                                                                   operator, "nor" of left and right operands
              used to define an access type, pointer
                                                                                     nor
access
after
              specifies a time after NOW
                                                                                     not
                                                                                                   operator, complement of right operand
                                                                                     null
                                                                                                   sequential statement and a value
alias
              create another name for an existing identifier
                                                                                                   used in type declarations. of Real:
a11
              dereferences what precedes the .all
                                                                                                   used as a connective in various statements
              operator, logical "and" of left and right operands
                                                                                     OΠ
                                                                                                   initial file characteristic
                                                                                     open
architecture a secondary design unit
                                                                                                   operator, logical "or" of left and right operands
arrav
              used to define an array, vector or matrix
                                                                                     others
                                                                                                   fill in missing, possibly all, data
assert
              used to have a program check on itself
                                                                                                   indicates a parameter is computed and output
                                                                                     out
attribute
              used to declare attribute functions
                                                                                                   a design unit, also package body
begin
              start of a begin end pair
                                                                                     package
                                                                                    port
                                                                                                   interface definition, also port map
block
              start of a block structure
                                                                                                   make process wait for all non postponed process to suspend
                                                                                     postponed
body
              designates a procedure body rather than declaration
                                                                                                   typical programming procedure
                                                                                     procedure
buffer
              a mode of a signal, holds a value
                                                                                                   sequential or concurrent code to be executed
                                                                                     process
              a mode of a signal, can have multiple drivers
hue
                                                                                                   a pure function may not have side effects
                                                                                     pure
              part of a case statement
                                                                                                   used in type definitions, range 1 to 10;
                                                                                    range
              starts the definition of a component
component
                                                                                                   used to define a new record type
configuration a primary design unit
                                                                                                   signal parameter modifier
                                                                                    register
constant
              declares an identifier to be read only
                                                                                     reject
                                                                                                   clause in delay mechanism, followed be a time
disconnect
              signal driver condition
                                                                                                   operator, remainder of left operand divided by right op
                                                                                     rem
downto
              middle of a range 31 downto 0
                                                                                                   statement and clause in assert statement, string output
                                                                                     report
else
              part of "if" statement, if cond then ... else ... end if;
                                                                                     return
                                                                                                   statement in procedure or function
elsif
              part of "if" statement, if cond then ... elsif cond ...
                                                                                                   operator, left operand rotated left by right operand
                                                                                     rol
              part of many statements, may be followed by word and id
                                                                                                   operator, left operand rotated right by right operand
                                                                                     ror
entity
              a primary design unit
                                                                                     select
                                                                                                   used in selected signal assignment statement
              sequential statement, used in loops
exit
                                                                                     severity
                                                                                                   used in assertion and reporting, followed by a severity
file
              used to declare a file type
                                                                                                   declaration that an object is a signal
                                                                                     signal
for
              start of a for type loop statement
                                                                                                   used to declare shared objects
                                                                                     shared
function
              starts declaration and body of a function
                                                                                                   operator, left operand shifted left arithmetic by right op
                                                                                     sla
generate
              make copies, possibly using a parameter
                                                                                     s11
                                                                                                   operator, left operand shifted left logical by right op
generic
              introduces generic part of a declaration
                                                                                                   operator, left operand shifted right arithmetic by right
                                                                                     sra
              collection of types that can get an attribute
                                                                                                   operator, left operand shifted right logical by right op
                                                                                     _{
m srl}
              causes a wait until a signal changes from False to True
guarded
                                                                                     subtype
                                                                                                   declaration to restrict an existing type
              used in "if" statements
if
                                                                                     then
                                                                                                   part of if condition then ...
impure
              an impure function is assumed to have side effects
                                                                                                   middle of a range 1 to 10
in
              indicates a parameter in only input, not changed
                                                                                     transport
                                                                                                   signal characteristic
inertial
              signal characteristic, holds a value
                                                                                                   declaration to create a new type
                                                                                     type
inout
              indicates a parameter is used and computed in and out
                                                                                     unaffected
                                                                                                   used in signal waveform
              used as a connective in various statements
is
                                                                                     units
                                                                                                   used to define new types of units
label
              used in attribute statement as entity specification
                                                                                                   used in wait statement
                                                                                     until
              context clause, designates a simple library name
library
                                                                                                   make a package available to this design unit
                                                                                     use
              a mode for a port, used like buffer and inout
linkage
                                                                                     variable
                                                                                                   declaration that an object is a variable
literal
              used in attribute statement as entity specification
                                                                                                   sequential statement, also used in case statement
                                                                                     wait
100p
              sequential statement, loop ... end loop;
                                                                                                   used for choices in case and other statements
                                                                                    when
map
              used to map actual parameters, as in port map
                                                                                     while
                                                                                                   kind of loop statement
              operator, left operand modulo right operand
mod
                                                                                     with
                                                                                                   used in selected signal assignment statement
nand
              operator, "nand" of left and right operands
                                                                                     XDOT
                                                                                                   operator, exclusive "nor" of left and right operands
              allocates memory and returns access pointer
                                                                                                   operator, exclusive "or" of left and right operands
```

### Expresiones y operadores

Los más habituales son los siguientes:

|                             |                              | Tipo de operador      | Tipo de resultado     |
|-----------------------------|------------------------------|-----------------------|-----------------------|
| Operadores lógicos          | AND, NOT, OR, NAND, NOR, XOR | booleano              | booleano              |
| Operadores relacionales     | = / > <= > >=                | cualquiera            | booleano              |
| Operadores aritméticos      | + - * / ** MOD REM ABS       | integer, real, signal | integer, real, signal |
| Operadores de concatenación | &                            | array                 | array                 |

### Ejemplo de sumador de 4 bits con acarreo utilizando expresiones y operadores http://bit.ly/1qqKVFU

```
architecture archisumador of sumador is
    ■begin
    process (a,b,cin)
      variable aux:std logic vector(4 downto 0);
 5
                                                               En este ejemplo se aprecia una concatenación del elemento "a" (que
       aux := ('0' & a) + ('0' & b);
                                                              previamente debe de haber sido definido como un std_logic_vector), con un
    ■ if cin='1' then aux:=aux+1;
                                                               "0", dando como resultado un array en el que la primera posición la ocupa el
    melsif cin='0' then null:
                                                               "0" v después va el elemento "a"
       end if:
                                                               Este ejemplo también sirve para entender la utilización del operador suma
10
       sum<=aux;
                                                               "+", que incrementa la variable "aux" en caso de que "cin" valga uno.
       end process:
       end archisumador:
```

### Atributos

Son elementos que complementan a las variables.

En el siguiente ejemplo, suponiendo que entrada es un vector, pueden utilizar los siguientes atributos:

```
if entrada'left='0' then ... --Si el elemento más a la izquierda de entrada es '0', entonces se ejecuta lo que sigue al then
if entrada'right='1' then ... --Si el elemento más a la derecha de entrada es '1', entonces se ejecuta lo que sigue al then
if entrada'length=5 then ... --Si la longitud del vector entrada es 5, entonces se ejecuta lo que sigue al then.
if entrada'event=5 then ... --Si hay un cambio en el nivel lógico de la señal entrada, entonces se ejecuta lo que sigue al then.
```

# Programación secuencial y concurrente

Los lenguajes de programación con los que se trabaja cuando alguien se inicia en ingeniería (Pascal, C, etc.) son de tipo SDL (software design logic), y su funcionamiento habitual es de tipo secuencial.

El funcionamiento secuencial consiste en que la ejecución del programa se lleva a cabo de arriba a abajo, es decir, siguiendo el orden en el que se hayan dispuesto las sentencias en el programa. De ahí que resulte de vital importancia la disposición de las mismas dentro del código fuente.

El funcionamiento concurrente se basa en la ejecución de código en paralelo (dos o más partes del programa se ejecutan a la vez)

VHDL combina la programación secuencial con la concurrente, lo que permite una mayor eficacia a la hora de ejecutar el programa y se adecua más al funcionamiento de un circuito, donde si se produce un cambio en una parte del mismo, éste se traduce en una variación (en algunos casos casi instantánea) de otras partes.

En el siguiente ejemplo se comparan ambos modelos de programación, el concurrente y el secuencial:



Programación secuencial (izquierda) y concurrente (derecha) de una asignación condicional

Como este capítulo de la asignatura es una introducción se hará lo posible por centrarnos sólo en la programación secuencial, dejando la concurrente para un curso más avanzado.

A continuación se verán los elementos básicos de la programación secuencial

### Sentencias secuenciales

A diferencia Pascal o C, donde existen variables y constantes, en VHDL existe un elemento nuevo que son las señales.

Tanto las variables como las señales se encargan de almacenar datos que se les introducen en el programa. Sin embargo, se diferencian en que las señales son elementos de tipo global (se pueden emplear en cualquier parte del programa), mientras que las variables tienen ámbito local, dentro de un process.

**Process:** estructuras concurrentes constituidas por sentencias de ejecución secuencial, del mismo tipo que los SDL (lenguajes de descripción de software) que nos llevan a emplear VHDL como si de otro lenguaje común se tratara.

Una segunda diferencia entre las variables y las señales es la asignación:

#### Asignación a una señal

Se puede asignar un valor a una señal, siempre que haya sido declarada en el apartado de declaración de puertos de la entidad, o cuando haya sido creada dentro de un process.

En la asignación a una señal se emplea el operador <=, estando la señal a asignar a la izquierda y el valor que debe tomar a la derecha:

```
1 signal1 <= signal2 + signal3;</pre>
```

Si la asignación está fuera de un process, el cambio es concurrente, es decir, la asignación está siempre activa, y se actualiza instantáneamente. Pero si la asignación está en un process, es secuencial (la señal no cambia su valor hasta que se ha evaluado el proceso en el cual se incluye):

```
1  process
2  begin
3  a <= b;    --La señal a tendrá el valor b
4  b <= a;    --La señal b tendrá el valor a
5  wait on a,b;
end process; --Se acualizan los cambios AQUÍ

En este ejemplo, las se ejecuta la segunda aunque esté la sente que se hayan evalua momento cuando a segunda a se ejecuta la segunda aunque esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente ejemplo, las se ejecuta la segunda aunque esté la sente que se hayan evalua momento cuando a segunda esté la sente ejemplo, las se ejecuta la segunda aunque esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento cuando a segunda esté la sente que se hayan evalua momento esté la sente que se hayan evalua momento esté la sente que se hayan evalua momento esté la sente que se hayan esté la sente que se h
```

En este ejemplo, las dos señales intercambian sus valores, ya que cuando se ejecuta la segunda (b<=a), el valor de la señal a no ha cambiado todavía aunque esté la sentencia a<=b, ya que ninguna señal cambia de valor hasta que se hayan evaluado todas las órdenes de un proceso, y es en ese momento cuando a y b toman el valor que se les ha indicado tomar.

### Sentencias secuenciales

#### Asignación a una variable

Las variables tienen su ámbito de actuación dentro de un proceso o en un área secuencial de un subprograma, y no retiene sus valores después del subprograma. Un uso típico es como índice en un bucle.

Para la asignación a una variable se emplea el operador :=

```
1 a := b; --a toma el valor de b
```

A diferencia de las señales, la asignación se produce instantáneamente, sin esperar a que termine el process. Así, el ejemplo que se utilizó para las señales no produce el mismo efecto en variables:

```
1 a := b; -- a toma el valor b
2 b := a; -- b toma el valor de a, pero a había cogido el valor de b, luego b y a se quedan con el valor de b
```

Para hacer el intercambio de datos entre a y b hay que ejecutar entonces el siguiente código:

#### Sentencia if-elsif-else

La construcción if-elsif-else se emplea para elegir, de entre una serie de condiciones, un conjunto de sentencias que ejecutará el programa. Su estructura es la siguiente:

```
if (condición 1) then
                                                   \blacksquare if (L='0' and M='0' and N='1') then
  haz una primera cosa;
                                              15
                                             16
                                                  elsif (L='1' and M='1') then
elsif (condición 2) then
                                              17
                                                         F3<='1':
                                 Eiemplo
  haz una segunda cosa
                                              18
                                                   ■else
                                              19
                                                         F3<='0';
else
                                              20
                                                     end if:
  haz una tercera cosa
                                              En este ejemplo, ante las condiciones impuestas por L,M y N, F3 toma el
                                              valor '0' o el valor '1'
end if;
```

### Sentencias secuenciales

#### Sentencia case

Se usa para especificar una serie de acciones según el valor dado de una señal de selección. La diferencia entre case e if se puede ver en <a href="http://bit.ly/1lJt0KL">http://bit.ly/1lJt0KL</a>. La estructura case es la siguiente:

```
case (señal a evaluar) is
when (valor 1) => haz una primera cosa;
when (valor 2) => haz una segunda cosa;
...
when (último valor) => haz una última cosa;
end case;
Ejemplo tomado del multiplexor visto anteriormente

Ejemplo tomado del multiplexor visto anteriormente

when "001" => s <= a;
when "010" => s <= c;
when "011" => s <= d;
when "100" => s <= e;
when "101" => s <= f;
when "111" => s <= f;
when "111" => s <= h;
when others => s <= '0';
end case;
--Acaba sentencia case</pre>
```

#### Sentencia loop

Se usa para ejecutar un grupo de sentencias un número determinado de veces y presenta dos versiones:

for: se ejecuta un número específico de iteraciones basado en el valor de una variable

while: se ejecuta una operación mientra una condición de control sea cierta

Ejemplo programado con for en dos versiones (con contador ascendente y descendente) y con while:

```
process (A)
                                   process (A)
 begin
                                    begin
     Z <= "00000";
                                         Z <= "00000";
     for I in 0 to 3 loop
                                        for I in 3 downto 0 loop
         if (A = I) then
                                   if (A = I) then
             Z(I) <= '1';
                                                 Z(I) <= '1';
                               7
         end if:
                                             end if:
     end loop:
                               8
                                        end loop:
 end process:
                                    end process;
```

- a) Bucle for con variable I incremental
- b) Bucle for con variable I decremental

```
variable I:
3
            integer range 0 to 4;
     begin
          Z <= "00000";
          I := 0:
          while (I <= 3) loop
8
            if (A = I) then
9
10
            end if:
11
            I := I + 1;
12
          end loop:
     end process:
```

c) Bucle while

### Sentencias secuenciales

#### Sentencia exit

Se emplea en un bucle, permitiendo salir del mismo si se alcanza una condición fijada por nosotros.

A continuación se muestra un ejemplo, que es equivalente al visto para explicar los bucles for y while, pero con la orden de salida cuando 'l' valga 4 gobernada por la sentencia exit:

```
process (A)
       variable I:
         integer range 0 to 4;
    begin
        Z <= "00000";
       I := 0:
      L1: loop
         exit L1 when I = 4;
9
         if (A = I) then
             Z(I) <= '1';
10
11
         end if:
12
         I := I + 1;
13
       end loop:
14 end process;
```

#### Sentencia next

Como la exit, se enmarca en un bucle, y sirve para saltar una o más de las ejecuciones programadas:

```
process (A)
      begin
           Z <= "00000";
           for I in O to 3 loop
 5
                if I=O then next:
 6
                else
                                                  En este ejemplo, se está saltando la asignación del elemento 0 de Z y por
 7
                     if (A = I) then
                                                  tanto si A=0, al final Z valdrá 0000 y no 1000 como hacía el bucle for
8
                         Z(I) <= '1';
                                                  inicialmente
9
                    end if:
10
                end if:
11
           end loop:
12
      end process;
```

### Sentencias secuenciales

#### Sentencia wait

La sentencia wait se usa para suspender un proceso si éste no tiene lista sensitiva (variables de entrada con cuyo cambio se ejecuta el código). En dicho caso el process pasa a ejecutarse en todo momento, y el wait hace la función de que barrera indicando que no se ejecutará el código que viene después hasta que una de las variables de la sentencia wait cambie.

Para entender mejor esto, basta con decir que los dos códigos siguientes son equivalentes.

#### Sentencia wait until

Es el equivalente a los eventos en programación en C. Se espera a que una variable cambie para ejecutar el código correspondiente. Una aplicación típica son los biestables que ante un cambio en la señal de reloj, ejecutan una acción.

El siguiente ejemplo es el del biestable D por flanco de subida (cuando el reloj clk pasa a 1 se actualiza su salida)

# Distintos tipos de descripción

### • Descripción de comportamiento o behavioural

Incluye las sentencias y órdenes típicas de un lenguaje de programación tipo C o Pascal (if, then, case,...), sin importarnos cómo quedará la distribución de puertas lógicas dentro de la PLD.

Sólo requiere un proceso que incluya toda la estructura secuencial.

El ejemplo del multiplexor, visto anteriormente, sigue descripción de comportamiento.

En el siguiente ejemplo se muestra el código para un comparador cuya entity se llama compa:

```
architecture behavioral of compa is
    begin
    comp: process (a, b)
       begin
         if a= b then
          igual<='1';
         else
8
          igual<='0';
9
         end if:
10
        end process comp;
11
     end behavioral:
                                  --Finaliza el programa
```

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>

# Distintos tipos de descripción

### Descripción de flujo de datos o dataflow

La información se transfiere de señal a señal y de la entrada a la salida sin el uso de asignaciones secuenciales, sino concurrentes. Es decir, en este estilo no se pueden usar los procesos.

El comparador descrito de forma behavioral o de comportamiento se puede escribir usando el estilo dataflow de cualquiera de las dos formas siguientes (la entity es la misma que en descripción de comportamiento):

Ejemplos extraídos de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>

Se ha podido comprobar que el número de líneas de código en ambos casos es inferior que con la descripción de comportamiento

# Distintos tipos de descripción

### Descripción estructural o structural

Se describe un "netlist" de VHDL, en el que los componentes son conectados y evaluados instantáneamente mediante señales.

No se suele usar este estilo únicamente en una arquitectura ya que resulta muy lioso y difícil de modificar, siendo de verdadera utilidad cuando es preciso crear una estructura grande y se desea descomponerla en partes para manejarla mejor, y para hacer la simulación de cada parte más sencilla.

Se suele requerir el uso de señales auxiliares, y además paquetes y librerías accesorios, que se deben declarar al comienzo de la entidad.

El código de comparador mediante descripción estructural se puede expresar así (la entity es la misma que mediante descripción de comportamiento y de flujo de datos):

```
architecture struct of compa is
signal x: bit_vector(0 to 3);
begin

u0: xnor2 port map (a(0),b(0),x(0));
u1: xnor2 port map (a(1),b(1),x(1));
u2: xnor2 port map (a(2),b(2),x(2));
u3: xnor2 port map (a(3),b(3),x(3));
u4: and4 port map (x(0),x(1),x(2),x(3),igual);
end struct; --Finaliza el programa
Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the struct is a signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the struct is a signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the struct is a signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/WaKymm">http://bit.ly/WaKymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(0 to 3);

Ejemplo extraído de <a href="http://bit.ly/wakymm">http://bit.ly/wakymm</a>
on the signal x: bit_vector(
```

### Descripción mixta

Se combinan dos o más de los estilos descritos

#### Conclusión final

Dado que en esta asignatura sólo se va a ver una introducción a VHDL nos conformaremos con realizar ejercicios con descripción de comportamiento

### Puerta OR de dos entradas

### Puerta OR de dos entradas y NOT en el mismo código

```
entity or not is port (
                                    --2 canales de entrada
       a,b : in bit;
     c or, c not : out bit
                                     --2 canales de salida
      );
 5
     end and or not;
    architecture arch aon of and or not is --Cabecera del programa
                                           --Comienza el programa
    begin
         a o x: process (a, b)
                                         --Cabecera de un proceso
                                           --Empieza el proceso
10
         begin
11
            c or <= a or b;
            c not <= not a;
12
13
       end process a o x ;
                                     --Acaba el proceso
14
     end arch aon;
                                     --Finaliza el programa
```

# Utilización de condiciones: implementación de una tabla de verdad

|   | L | М | N | $y=f(X_1,X_2,X_3)$ |                                                       |
|---|---|---|---|--------------------|-------------------------------------------------------|
| _ | 0 | 0 | 0 | 0                  | 1                                                     |
|   | 0 | 0 | 1 | 1                  | 00   01   11   10                                     |
|   | 0 | 1 | 0 | 0                  | 0 0 0 2 0 6 1 4 0                                     |
|   | 0 | 1 | 1 | 0                  | 1 1 1 3 0 7 1 5 0                                     |
|   | 1 | 0 | 0 | 0                  |                                                       |
|   | 1 | 0 | 1 | 0                  |                                                       |
|   | 1 | 1 | 0 | 1                  | $f(L,M,N) = \overline{L \cdot M} \cdot N + L \cdot M$ |
|   | 1 | 1 | 1 | 1                  |                                                       |

```
-- librarv declaration
   library IEEE;
   use IEEE std logic 1164 all;
4 -- entity
    mentity my ckt f3 is
6 ■port ( L,M,N : in std logic;
7 F3 : out std logic);
  end my ckt f3;
   -- architecture
    architecture f3_2 of my_ckt_f3 is
11
         process (L,M,N)
13
            begin
               if (L='0' and M='0' and N='1') then
14
                    F3<='1';
             elsif (L='1' and M='1') then
17
                    F3<='1':
18
                else
19
                    F3<='0';
20
                end if:
         end process;
   end f3_2;
```

```
1     -- library declaration
2     library IEEE;
3     use IEEE.std_logic_1164.all;
4     -- entity
5     entity my_ckt_f3 is
6     port ( L,M,N : in std_logic;
7     F3 : out std_logic);
8     end my_ckt_f3;
9     -- architecture
10     earchitecture f3_2 of my_ckt_f3 is
11     ebegin
12     F3<=((NOT L) AND (NOT M) AND N) OR(L AND M);
13     end f3_2;</pre>
```

b) Programación más sencillo con ejemplo extraído de Low-Carb VHDL Tutorial – Brian Mealy

a) Programación con condiciones

# • Utilización de bucles: comprobador de paridad iterativo

```
library ieee:
     use ieee std logic 1164 all:
    entity parity is
    port (a : in std ulogic vector;
             y : out std ulogic);
     end entity parity;
8 = architecture iterative of parity is
    ■begin
10 🔳 process (a) is
11
         variable even : std ulogic;
12
       begin
13
         even := '0';
14 for i in a'range loop
          if a(i) = '1' then
16
             even := not even;
17
           end if:
18
         end loop:
19
         v <= even;
20
       end process:
                                    Ejemplo extraído de Digital System Design with VHDL – Mark Zwolinski
     end architecture iterative:
```

#### Explicación:

Se va mirando cada elemento a(i) del vector a en el bucle (loop) de la arquitectura Inicialmente la variable even vale 0, y cada vez que se detecta un elemento a(i)=1, se invierte la variable even. Es decir, si vale 0, se pone a 1 y si vale 1 se pone a 0.

El resultado se deposita en la variable 'y' que es la variable de salida de la entity 'parity'

# • Implementación de una máquina de estados – problema de la cerradura digital

**Planteamiento:** el código que se presenta a continuación, corresponde a una máquina de Mealy, que representa una cerradura digital que se abrirá por medio de una combinación de ceros y unos. La cerradura tiene las siguientes características:

- La combinación es '0-1-1', donde el uno es el primer valor de la secuencia que entra y el cero el último.
- Si la cadena introducida es correcta, se obtiene señal de salida que causa la apertura de la cerradura.
- Una vez que la cerradura está abierta, el introducir '0-0', hace que la cerradura se cierre. El control se resetea entonces a su estado inicial.

**Solución inicial:** tal y como dice el enunciado, la secuencia correcta para la apertura de la cerradura es: '0-1-1'; para cerrar la puerta se ha de introducir, estando la misma abierta, dos ceros seguidos.

Se considera que: z = 0 puerta cerrada.

 $z = 1 \implies$  puerta abierta.

#### Los estados del sistema son:

q0: Estado Inicial. No ha llegado ningún uno.

q1: Ha llegado '1'.

q2: Ha llegado la secuencia '1-1'.

q3: Ha llegado la secuencia '0-1-1'.

q4: Ha llegado '0' con la puerta abierta.

### Tabla de comportamiento y diagrama de estados



• Implementación de una máquina de estados – problema de la cerradura digital

Solución final con VHDL:

```
entity cerradura is port(
                                                                                  when q2 \Rightarrow
          x, clock : in bit;
                                                                                    if x = '0' then
 3
          z : out bit
                                                                   32
                                                                                       z <= '1';
 4
          );
                                                                   33
                                                                                        estado siguiente <= q3;
       end cerradura;
                                                                   34
                                                                                           z \le 0';
     architecture arch cerradura of cerradura is
                                                                   36
                                                                                           estado siguiente <= q2;
          type tipo estado is (q0, q1, q2, q3, q4);
                                                                   37
                                                                                     end if:
 9
          signal estado actual, estado siguiente: tipo estado;
                                                                                 when q3 =>
10
                                                                   39
                                                                                    if x = '0' then
          begin
                                                                   40
                                                                                        z <= '1';
11
             process (estado actual, x)
12
                                                                   41
                                                                                        estado siguiente <= q4;
                                                                   42
13
                case estado actual is
                                                                   43
                                                                                           z <= '1';
              when q0 =>
                                                                   44
15
                 if x = '0' then
                                                                                           estado siguiente <= q3;
                                                                   45
                                                                                     end if:
16
                     z \le 0';
                                                                   46
                                                                                 when \alpha 4 =>
17
                     estado siguiente <= q0;
                                                                   47
                                                                                    if x = '0' then
18
                     else
                                                                   48
                                                                                        z <= '0';
19
                     z <= '0';
                                                                   49
                                                                                        estado siguiente <= q0;
20
                     estado siguiente <= gl;
                                                                   50
21
                 end if:
                                                                   51
                                                                                           z <= '1';
22
              when ql =>
                                                                   52
                                                                                           estado siguiente <= q3;
23
                 if x = '0' then
                                                                   53
                                                                                    end if:
24
                     z \le 0';
                                                                   54
                                                                                    end case:
25
                     estado siguiente <= q0;
                                                                   55
                                                                                end process;
26
                                                                   56
                                                                                process
27
                        z \le 0';
                                                                   57
                                                                                begin
28
                        estado siguiente <= q2;
                                                                   58
                                                                                  wait until clock'event and clock = 'l';
29
                 end if:
                                                                   59
                                                                                   estado actual <= estado siguiente;
                                                                   60
                                                                                 end process:
                                                                   61
                                                                             end arch cerradura;
```